在高度整合、運算密集的 SoC 設計時代,傳統晶片設計驗證平台已逐漸難以支撐大型設計規模、提升時脈頻率,以及跨 FPGA
資料流所帶來的高速需求。為了在更接近晶片實際運作速度的情境下觀察完整系統行為,並讓模擬與硬體驗證平台之間的流程更加一致,團隊需要一個能在速度、可視性與彈性之間取得新平衡的架構。
本研討會將帶來 Veloce 硬體加速與 proFPGA CS 的最新 roadmap,說明其如何透過高頻寬互連、可擴展架構與統一 Debug
流程,突破現今平台的速度與容量限制。同時也將分享客戶採用 proFPGA CS 的成功案例,並介紹 VP1902、System VIP、PAVE360 與 Innexis 在高速
bring-up、系統級驗證與設計前期分析中的最新應用。
透過這場研討會,您將更深入了解 Siemens EDA 如何協助驗證團隊更快完成 partition、縮短系統啟動流程、提升 Debug
效率,並打造更穩定可重複的驗證流程,從而降低開發風險,加速實現 first-pass success。
Veloce proFPGA CS platform
Senior Product Manager
Siemens EDA
Application Engineer Constulatnt
System VIP
R&D Manager
Consulting Service
Sr. Account Technology Manager
Architect
Software