新思PrimeTime SI獲多家先進IC設計公司採用 智慧應用 影音
工研院
ADI

新思PrimeTime SI獲多家先進IC設計公司採用

全球半導體設計、製造軟體暨IP領導廠商新思科技(Synopsys)日前宣布,台灣先進消費性與多媒體晶片設計公司祥碩科技(ASMedia)、凌通科技(GeneralPlus)和虹晶科技(Socle)等3家公司,採用了新思科技的PrimeTime SI做為靜態時序分析(Static Timing Analysis;STA)和信號完整性分析(Signal Integrity;SI)的簽核(signoff)工具。他們採用PrimeTime SI主要是因為該工具簡單易用,且具備以簽核為導向(Signoff-driven)的ECO導引技術,可與新思科技Galaxy 設計平台之實體實作(Physical Implementation)工具IC Compiler作緊密連結。

祥碩科技的副總經理張棋表示,祥碩先前使用PrimeTime分析時序,而利用第三方附加式工具分析信號完整性的方式,在設計裡留下餘量,時序收斂也花費較多時間。選擇PrimeTime SI因為信任PrimeTime STA的平台擁有HSPICE的驗收精確度。它簡化了設計流程,幫助消減悲觀性,並寬裕的達到驗收標準之內的執行時間。

凌通科技資深處長李公望表示,為了統一全球研發中心的時序驗收工具,凌通測試並選用了PrimeTime SI,因為它簡化了驗收流程,並結合StarRC與IC Compiler啟用了完整驗收對應的Galaxy解決方案流程,改善了在高頻率低功耗設計上的周轉時間(turnaround time)。

虹晶科技總經理彭永家表示,虹晶選用了PrimeTime SI,因為它驗收驅動的ECO導引科技結合IC Compiler縮減了ECO迴圈,加速了大型複雜設計的時序驗收。虹晶科技將更精準掌握設計時程,加速客戶產品進入市場的時間。該技術亦能有效提升晶片於高階製程的效能,提供客戶更具競爭力的產品服務。

PrimeTime SI拓展PrimeTime STA與簽核的環境,並結合串擾延遲(crosstalk delay)與雜訊(noise)分析以及新一代以簽核為導向的ECO導引科技。PrimeTime ECO使用專利申請中的技術提供最快速、擴展性最高的ECO解決方案,與IC Compiler緊密連結減少迴圈並提供高預測性的時序收斂流程。

新思科技設計分析與簽核(Design Analysis and Signoff)行銷總監Robert Hoogenstryd表示,對於在緊縮的時程內設計出更大的晶片,如何讓時序收斂更有效率是很關鍵的。運用新思科技時序簽核的先進技術,結合可與設計實作高度整合的流程,使用者能立即提高生產力並達成更快的時序收斂。